閱讀 | 訂閱
閱讀 | 訂閱
掃描振鏡

基于DSP的振鏡掃描式激光標記控制系統(tǒng)(二)

星之球激光 來源:新特光電2011-11-19 我要評論(0 )   

塊包括FLASH模塊和SDRAM模塊,F(xiàn)LASH用來存儲系統(tǒng)啟動代碼和軟件代碼,SDRAM用于提供軟件運行時所需的額外存儲空間。DSP控制板卡輸出兩路模擬量控制兩塊振鏡的運動,輸出...

塊包括FLASH模塊和SDRAM模塊,F(xiàn)LASH用來存儲系統(tǒng)啟動代碼和軟件代碼,SDRAM用于提供軟件運行時所需的額外存儲空間。DSP控制板卡輸出兩路模擬量控制兩塊振鏡的運動,輸出Q開關控制信號以控制激光器的開關光,輸入/輸出16路光電隔離信號用于功能擴展。

 



2.2 PC機與DSP的通信

PCI 總線是一種不依附于某個具體處理器的局部總線。從結構上看,PCI是在CPU和原來的系統(tǒng)總線之間插入的一級總線,具體由一個橋接電路實現(xiàn)對這一層的管理,并實現(xiàn)上下之間的接口以協(xié)調數(shù)據(jù)的傳送。管理器提供了信號緩沖,使之能支持10種外設,并能在高時鐘頻率下保持高性能。PCI總線也支持總線主控技術,允許智能設備在需要時取得總線控制權,以加速數(shù)據(jù)傳送。PCI總線相比起ISA總線,有傳輸速度快,傳輸量大的優(yōu)點。

本系統(tǒng)選用TMS320C6205,該芯片自帶了符合PCI2.2規(guī)范的PCI總線橋接功能,開發(fā)者免去了PCI協(xié)議的硬件和軟件實現(xiàn),給系統(tǒng)設計帶來了便利,縮短了開發(fā)周期,也節(jié)省了開發(fā)費用。開發(fā)者只需將PCI插槽上的總線信號和DSP芯片上相關的PCI總線信號直接相連即可。帶“金手指”的DSP控制板卡可以直接插在PC機的PCI卡槽中使用,實現(xiàn)PC機與DSP之間的通信。PCI設備可以訪問所有的內部RAM空間、外設和外部存儲器空間。

DSP控制板卡使用的PCI總線寬度為32為(3.3V),總線頻率為33MHz,傳輸速率為33×32/4MB/s = 132MB/s 。此傳輸速率為整個系統(tǒng)能實現(xiàn)高速運行提供了保障。

2.3 CPLD邏輯控制

整個高速系統(tǒng)的邏輯控制是通過高速CPLD芯片來實現(xiàn)的。選用ALTERA公司的MAX7128E芯片實現(xiàn),可用編程邏輯門為2500,宏單元數(shù)128,邏輯陣列塊數(shù)8,用戶可定義I/O腳100個,pin-to-pin延時為5ns。MAX7000系列器件可以通過編程器進行編程,也可以在線編程。本設計采用了在線編程(ISP)。ISP允許在設計開發(fā)過程中迅速方便地重復編程,簡化了制作過程,允許器件在編程之前就先裝配到印制板上。

系統(tǒng)設計中LED信號燈、FLASH、DA芯片、16路I/O光電隔離接口、模擬開關、Q開關、PWM輸出、軟件復位控制都使用了CE1空間的地址,為了防止這些器件的互相干擾,必須對輸入地址進行譯碼。通過判斷輸入到CPLD的PA[2:6]和PA[16:21]可以知道DSP正在訪問的地址區(qū)域,進行CE1空間的地址譯碼,從而產生相應的控制信號,以實現(xiàn)邏輯控制和時序控制。

CPLD上構建的寄存器的高地址都是一樣的,命名為dsp_reg_addr,由Pa16~21構成,若Pa16~21設置為"111000"即表示地址0x0178xxxx。

低地址由Pa2~6構成,對10個寄

 

轉載請注明出處。

暫無關鍵詞
免責聲明

① 凡本網未注明其他出處的作品,版權均屬于激光制造網,未經本網授權不得轉載、摘編或利用其它方式使用。獲本網授權使用作品的,應在授權范圍內使 用,并注明"來源:激光制造網”。違反上述聲明者,本網將追究其相關責任。
② 凡本網注明其他來源的作品及圖片,均轉載自其它媒體,轉載目的在于傳遞更多信息,并不代表本媒贊同其觀點和對其真實性負責,版權歸原作者所有,如有侵權請聯(lián)系我們刪除。
③ 任何單位或個人認為本網內容可能涉嫌侵犯其合法權益,請及時向本網提出書面權利通知,并提供身份證明、權屬證明、具體鏈接(URL)及詳細侵權情況證明。本網在收到上述法律文件后,將會依法盡快移除相關涉嫌侵權的內容。

網友點評
0相關評論
精彩導讀